TMS320DM8168CCYG2 Mosfet 파워 트랜지스터 DSP, DSC 다빈치 디지털 미디어 프로세서

mosfet motor control circuit
,n channel mos field effect transistor
TMS320DM8168CCYG2 Mosfet 파워 트랜지스터 DSP, DSC 다빈치 디지털 미디어 프로세서
1가지 특징
1
오우 고성능 다빈치 디지털 미디어 프로세서
- ARM® CortexTM-A8 RISC 프로세서
오우 최고 1.20까지 기가헤르츠 - C674xTM VLIW DSP
Upto1GHz
최고 8000까지 MIP과 6000 MFLOPS
완전히 소프트웨어 호환성 C67x+로와
C64x+TM
오우 팔 Cortex-A8 핵심
- ARMv7 구조
순조로운, 듀얼 쟁점, 수퍼스칼라 프로세서
핵심NEONTM 멀티미디어 구조
- 정수와 부동 소숫점 (순응한 VFPv3- IEEE754)를 지원합니다
오우 Jazelle® RCT 실행 환경
팔 Cortex-A8 기억 장치 구조 - 32-KB 교육과 데이터 캐시 - 256-kb L2 캐시
- 64-KB RAM, 부트 롬의 48-kbTMS320C674x 플로팅 포인트 VLIW DSP
- 64대 일반용 등록기 (32-비트)
- 여섯 ALU (32-비트와 40-비트) 기능 단위
32-비트 정수, SP (IEEE 단일 정밀도, 32-비트)과 DP (IEEE 배정밀도, 64-비트) 부동 소숫점을 지원합니다
4 SP에 달하는 지원은 시계마다 추가되고 4 DP가 매 2 시계마다 추가됩니다
2 플로팅 포인트 (SP 또는 DP)에 달하는 지원은 사이클마다 상호간에 의하거나 스퀘어 루트 작동에 접근합니다
- 2는 기능 단위를 증가시킵니다
혼합된 정확성 IEEE 부동 소수점 곱셈
다음에 달하는 서포티드 :
- 2SPxSP→SPPerClock
- 2SPxSP→DPEveryTwoClocks - 2SPxDP→DPEveryThreeClocks - 2DPxDP→DPEveryFourClocks고정 소수점 다점 지지 2시 32분 X 32는 증가하거나, X 16-비트가 복합체를 포함하여 증가시키는 4시 16분이 증가하거나, 8시 8분 X 8- 비트가 클럭 주기마다 증가합니다
C674x 2-레벨 기억 장치 구조
- 32-kb L1P와 L1D는 세게 부딪치고, 저장합니다
- 통합된 256-kb L2가 RAM과 저장소를 그립니다
오우 시스템 메모리 관리 장치 (시스템 MMU) - 지도 C674x DSP와 EMDA TCB 기억
시스템 주소에 대한 접근
온칩 메모리 컨트롤러 (OCMC)의 오우 512KB
RAM
오우 매체 제어기
- HDVPSS와 HDVICP2 모듈을 관리합니다
세 프로그램 가능한 고화질 비디오에 달하는 오우
이미지 동시 처리는 (HDVICP2) 엔진을 설치합니다
- 트랜스코드 작동, 암호화하고 디코딩합니다
- H.264, MPEG-2, VC-1, MPEG-4 SP와 ASP
(단지 DM8168 기기에 이용 가능한) 오우 SGX530 3D 그래픽 엔진
- 최고 30까지 마트라이앵글스 /초를 전달합니다
- 보편적 기준화할 수 있는 쉐이더 엔진
- Direct3D® 모바일, OpenGL® ES 1.1과 2.0, 오픈브그티엠 1.1, 오픈맥스티엠 API 지원
- 진보적 결합구조 DMA 주도 작동
- 프로그램 가능한 HQ 이미지 반 정렬 오우 엔디아니스
- 팔, DSP 교육과 데이터 - 리틀 엔디언 오우 HD 비디오 프로세싱 서브시스템 (HDVPSS)
- 2개 165-MHz HD 비디오 캡처 채널
한 16-비트 또는 24-비트와 한 16-비트는 채널이 생깁니다
듀얼 8-비트 안으로 분열시킬 수 있는 각각 채널
캡쳐 채널
- 2개 165-MHz HD 비디오 디스플레이 채널
오우 한 16-비트, 24-비트, 30-비트 채널과 한개 16-비트 채널
- 동시 SD와 HD 아날로그 출력
- PHY와 디지털 HDMI 1.3 송신기와 함께
165-MHz 픽셀 클럭 - 3개의 그래픽스 층에 달하는 HDCP
오우 듀얼 32-비트 DDR2와 DDR3 SDRAM 인터 페이스
- DDR2-800과 DDR3-1600에 달하는 지원
- 전부인 최고 8까지 x8 장치
- 2GB의 전체 어드레스 공간
- 동적 메모리 관리기 (DMM)
프로그램 가능한 멀티존 메모리 맵핑
그리고 인터리빙효율적 2D 블록 접근을 가능하게 합니다
타일형 목표를 0', 90', 180에 지지합니다', 또는
270' 배향과 동사교차된 접근을 최적화합니다
통합된 PHY와 오우 한 PCI Express® (PCIe) 2.0 공항