50Hz ~ 3.8GHz 65dB TruPwr? 집적 회로 칩 감지기 AD8362ARUZ
integrated circuit ic
,integrated circuit components
특징
완벽하게 보정된 측정/제어 시스템 완성
50Hz ~ 3.8GHz에서 정확한 rms-dc 변환
>65dB의 입력 동적 범위: 50Ω에서 −52dBm ~ +8dBm기능 블록 다이어그램
다음과 같은 파형 및 변조 독립적
GSM/CDMA/TDMA
선형 데시벨 출력, 50mV/dB 스케일링
0.5dB의 법칙 준수 오류
모든 기능 온도 및 안정적인 공급
24mA에서 4.5V ~ 5.5V에서 작동
1.3mW까지의 전력 차단 기능
애플리케이션
전력 증폭기 선형화/제어 루프
송신기 전력 제어
송신기 신호 강도 표시(TSSI)
RF 계측
일반적인 설명
AD8362는 True RMS 응답 전력 검출기로서
65dB 측정 범위.그것은 다양한 용도로 사용됩니다.
고주파 통신 시스템 및 계측
신호 전력에 대한 정확한 응답이 필요합니다.사용하기 쉽고,
5V의 단일 전원과 몇 개의 커패시터만 필요합니다.할 수 있습니다
임의의 낮은 주파수에서 3.8GHz 이상으로 작동하고
rms 값이 1mV에서 최소
1V rms, 큰 파고율, 요구 사항 초과
CDMA 신호의 정확한 측정을 위해.
입력 신호는 저항 래더 감쇠기에 적용됩니다.
가변 이득 증폭기(VGA)의 입력 단계를 구성합니다.
12개의 탭 포인트는 독점 기술을 사용하여 부드럽게 보간됩니다.
지속적으로 가변적인 감쇠기를 제공하는 기술,
VSET 핀에 인가되는 전압에 의해 제어됩니다.결과
신호는 고성능 광대역 증폭기에 적용됩니다.그것은
출력은 정확한 제곱 법칙 검출기 셀에 의해 측정됩니다.그만큼
그런 다음 변동하는 출력을 필터링하고 출력과 비교합니다.
입력이 고정 dc 전압 인 동일한 제곱기
VTGT 핀에, 일반적으로 1.25V pro-
VREF 핀에서 vided.
이러한 제곱 셀의 출력 차이는 적분됩니다.
고 이득 오류 증폭기에서 VOUT에서 전압 생성
레일 투 레일 기능이 있는 핀.컨트롤러 모드에서 이 낮은
잡음 출력을 사용하여 호스트 시스템의 RF 이득을 변경할 수 있습니다.
따라서 입력 전력에 대해 설정값의 균형을 맞춥니다.
선택적으로 VSET의 전압은 RF 신호의 복제본일 수 있습니다.
진폭 변조, 이 경우 전반적인 효과는
검출하기 전에 변조 성분을 제거하고 낮은
통과 필터링.평균화 필터의 코너 주파수는
에 외부 커패시터를 추가하여 제한 없이 낮출 수 있습니다.
CLPF 핀.AD8362는 실제 전력을 결정하는 데 사용할 수 있습니다.
복잡한 저주파를 갖는 고주파 신호의
변조 포락선, 또는 단순히 저주파 rms 전압
미터.오프셋 널링으로 생성된 고역 통과 코너
루프는 CHPF 핀에 커패시터를 추가하여 낮출 수 있습니다.
전력 측정 장치로 사용되는 VOUT은
VSET.그러면 출력은 다음의 로그에 비례합니다.
입력의 rms 값.즉, 읽기가 제공됩니다.
데시벨로 직접 표시되며 편리하게 10분의 1V로 스케일링됩니다.
또는 50mV/dB;다른 슬로프는 쉽게 배치됩니다.컨트롤러에서
모드에서는 VSET에 적용되는 전압이 전력 수준을 결정합니다.
입력에서 설정값의 편차를 무효화하는 데 필요합니다.
출력 버퍼는 높은 부하 전류를 제공할 수 있습니다.
전원 공급 시 AD8362의 소비 전력은 1.3mW입니다.
PWDN 핀에 적용된 로직 하이에 의해 다운됩니다.파워업
약 20μs 이내에서 20mA의 공칭 작동 전류까지
섭씨 25도AD8362는 작동을 위해 16리드 TSSOP로 제공됩니다.
-40°C ~ +85°C의 온도 범위에서